Процессоры AMD Zen будут иметь по одному FPU на каждое ядро
Причин провала семейства процессорных архитектур AMD FX — Bulldozer, Excavator, Steamroller и Piledriver — много. Одной из них является «блочность», а именно использование единственного разделяемого блока исполнений операций с плавающей точкой (FPU) на каждые два блока целочисленных операций (Integer). Понятно, что на производительности в соответствующих задачах эта сомнительная экономия отразилась далеко не лучшим образом. Конечно, у такого шага были свои причины, а именно — экономия места на кристалле, но всё же процессоры AMD FX уступали конкурирующим решениям Intel. Широкое внедрение новых техпроцессов с производственными нормами менее 20 нанометров снимает эту проблему, и в новом поколении процессоров с архитектурой Zen, разрабатываемых Advanced Micro Devices в настоящее время, компания откажется от концепции «разделяемых FPU». Каждое ядро Zen получит свой FPU, как и в решениях Intel.